# UNITA' PERIFERICA DI TIPO PARALLELO - PIA MC 6821

## Indirizzamento interno dei registri:

| AD1 | AD0 | CRA2 | CRB2 | Registro Selezionato |
|-----|-----|------|------|----------------------|
| 0   | 0   | 1    | X    | PRA                  |
| 0   | 0   | 0    | X    | DRA                  |
| 0   | 1   | X    | X    | CRA                  |
| 1   | 0   | X    | 1    | PRB                  |
| 1   | 0   | X    | 0    | DRB                  |
| 1   | 1   | X    | X    | CRB                  |

X : indifferente.

#### Registro di controllo CRA:

| Bit 7 | Bit 6 | Bit 5,4,3 | Bit 2 | Bit 1,0 |
|-------|-------|-----------|-------|---------|
| IRQA1 | IRQA2 | CA2       | DDRA  | CA1     |

#### Significato dei singoli bit:

- **CRA0** e **CRA1** determinano il modo in cui trattare un'interruzione:
  - CRAO determina se la richiesta di interruzione deve o meno essere inoltrata al Processore attraverso la linea IRQA (è come una maschera)
  - CRA1 determina quale fronte dell'interruzione è riconscibile all'ingresso di CA1
- CRA2 serve per selezionare il registro DATI o il registro DIREZIONE
- CRA3, CRA4, CRA5 individuano uno dei possibili modi di funzionamento della linea CA2:
  - CRA5 stabilisce se la linea CA2 funziona da INGRESSO di interruzione o da USCITA.
  - Se CRA5= 0 CA2 è programmata per funzionare come linea di ingresso, funziona come
     CA1 per cui:
    - CRA4 determina il tipo di fronte di interruzione riconoscibile sull'ingresso CA2
    - CRA3 viene utilizzato per mascherare le richieste di interrupt provenienti da CA2
  - Se CRA5= 1 CA2 è programmata per funzionare da USCITA, in questo caso i bit CRA4 e
     CRA3 sono utilizzati per stabilire uno dei seguenti modi di funzionamento:
    - (100) modo Handshake
    - (101) modo Impulsivo
    - (11x) modo dipendente da CRA3

# Controllo delle linee di ingresso:

| CRA1<br>(CRB1) | CRA0<br>(CRB0) | Flag Interruzione<br>CRA7 (CRB7) | Richiesta Interr<br>IRQA (IRQB)               |
|----------------|----------------|----------------------------------|-----------------------------------------------|
| 0              | 0              | Alto su high/low<br>di CA1 (CB1) | Disabilitata                                  |
| 0              | 1              | Alto su high/low<br>di CA1 (CB1) | Inviata quando<br>CRA7 (CRB7)<br>diventa alto |
| 1              | 0              | Alto su low/high<br>di CA1 (CB1) | Disabilitata                                  |
| 1              | 1              | Alto su low/high<br>di CA1 (CB1) | Inviata quando<br>CRA7 (CRB7)<br>diventa alto |

Il flag di interruzione CRA7 (CRB7) torna al valore basso in seguito ad un' operazione di lettura su PRA (PRB).

|       |     | CRA4   | CRA3   | Flag Interruzione | Richiesta Interr |
|-------|-----|--------|--------|-------------------|------------------|
| 1(CKB | 35) | (CRB4) | (CRB3) | CRA6 (CRB6)       | IRQA (IRQB)      |
|       |     | 0      | 0      | Alto su high/low  | Disabilitata     |
| l °   |     | U      | U      | di CA2 (CB2)      |                  |
| n     |     | n      | 1      | Alto su high/low  | Inviata quando   |
| l °   |     | U      | 1      | di CA2 (CB2)      | CRA6(CRB6)       |
|       |     |        |        |                   | diventa alto     |
|       |     |        |        | Alto su low/high  | Disabilitata     |
| ۱ °   |     | 1      | U      | di CA2 (CB2)      |                  |
|       |     | 1      | 1      | Alto su low/high  | Inviata quando   |
| ľ     |     | 1      | 1      | di CA2 (CB2)      | CRA6 (CRB6)      |
|       |     |        |        |                   | diventa alto     |

Il flag di interruzione CRA6 (CRB6) torna al valore basso in seguito ad un' operazione di lettura su PRA (PRB).

#### Controllo delle linee di uscita: CA2

Tabella 6 : Controllo della linea di uscita CA2

|      |      |      | C.                                                                                       | A2                                                                                               |
|------|------|------|------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------|
| CRAS | CRA4 | CRA3 | BASSO                                                                                    | ALTO                                                                                             |
| 1    | 0    | 0    | Basso in seguito ad un' opera-<br>zione di lettura su PRA                                | Alto quando CRA7 va ad 1 per<br>una variazione h/l o l/h di CA1                                  |
| 1    | 0    | 1    | Basso in seguito ad un' opera-<br>zione di lettura su PRA                                | Alto al primo colpo di clock<br>successivo alla lettura su PRA                                   |
| 1    | 1    | 0    | Basso quando CRA3 diviene<br>basso in seguito ad un' opera-<br>zione di scrittura su CRA | Sempre basso finche CRA3 è<br>basso. Diviene alto seCRA3 va<br>ad 1 per un' op. di scritt. suCRA |
| 1    | 1    | 1    |                                                                                          | Alto quando CRA3 diviene alto<br>in seguito ad un' operazione di<br>scrittura su CRA             |

#### Controllo delle linee di uscita: CB2

Tabella 5 : Controllo della linea di uscita CB2

|      |      |      | CB2                                                                                      |                                                                                                    |  |
|------|------|------|------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------|--|
| CRB5 | CRB4 | CRB3 | BASSO                                                                                    | ALTO                                                                                               |  |
| 1    | 0 0  |      | Basso in seguito ad un' opera-<br>zione di scrittura su PRB                              | Alto quando CRB7 va ad 1 per<br>una variazione h/l o l/h di CB1                                    |  |
| 1    | 0    | 1    | Basso in seguito ad un' opera-<br>zione di scrittura su PRB                              | Alto al primo colpo di clock<br>successivo la scrittura su PRB                                     |  |
| 1    | 1    | 0    | Basso quando CRB3 diviene<br>basso in seguito ad un' opera-<br>zione di scrittura su CRB | Sempre basso finche CRB3 è<br>basso. Diviene alto se CRB3 va<br>ad 1 per un' op. di scritt. su CRB |  |
| 1    | 1    | 1    | _                                                                                        | Alto quando CRB3 diviene alto<br>in seguito ad un' operazione di<br>scrittura su CRB               |  |

# **UNITA' PERIFERICA DI TIPO SERIALE**

## **MODE** Register



### **CONTROL** Register

| CNTRL | CNTRL  1  1  1  1  0  1  1  1   |  |  |  |
|-------|---------------------------------|--|--|--|
| *     |                                 |  |  |  |
| *     |                                 |  |  |  |
| *     | Attiva ricevitore (RxEN)        |  |  |  |
| *     |                                 |  |  |  |
| *     | Azzera bits di errore in STATUS |  |  |  |
| *     | Attiva RTS                      |  |  |  |
| *     | Resetta la periferica           |  |  |  |
| *     | Ricerca sincronizzazione        |  |  |  |

# **STATUS Register**

# **DMA Controllers Intel 8237**

#### **Mode Register**

| bit | significato                                                                                                                                                                                                                                                                              |
|-----|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 0   | Se posto a 0 selezione il canale 0 se posto a 1 il canale 1                                                                                                                                                                                                                              |
| 1-2 | Bit non utilizzati                                                                                                                                                                                                                                                                       |
| 3   | indica la direzione di trasferimento: 0 per trasferimenti da memoria ad interfaccia, 1 da interfaccia a memoria                                                                                                                                                                          |
| 4   | il valore 1 abilita l'auto inizializzazione, cioè al termine del conteggio i registri indirizzo e conteggio corrente sono caricati con i valori dei rispettivi registri di base                                                                                                          |
| 5   | il valore 1 abilita il decremento di una unità del valore contenuto in CADDR di quel canale dopo ogni<br>trasferimento di un byte; deve essere posto a 0, se vogliamo l'incremento                                                                                                       |
| 6   | Bit non utilizzato                                                                                                                                                                                                                                                                       |
| 7   | determina il modo del trasferimento: 0 per il modo <b>Single</b> ed 1 per il modo <b>Block</b> ; nel primo caso il bus viene rilasciato al processore alla fine di ogni trasferimento, viceversa, nel modo <b>block</b> il bus viene rilasciato dopo il trasferimento dell'intero blocco |

#### **Control – Status Register**

| bit | azione svolta se il bit è posto ad 1                                                                                                                                                                                    |
|-----|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 0   | TC0: termine conteggio per il canale 0                                                                                                                                                                                  |
| 1   | TC1: termine conteggio per il canale 1                                                                                                                                                                                  |
| 2   | DREQ0: richiesta inoltrata al canale 0                                                                                                                                                                                  |
| 3   | DREQ1: richiesta inoltrata al canale 1                                                                                                                                                                                  |
| 4   | non utilizzato                                                                                                                                                                                                          |
| 5   | abilita trasferimento da memoria a memoria                                                                                                                                                                              |
| 6   | in un trasferimento memoria-memoria, impone<br>che l'indirizzo sorgente deve rimanere costante<br>per trasferire un byte in più locazioni di memoria<br>(inizializzazione di un blocco di memoria a valore<br>costante) |
| 7   | abilita il DMA controller                                                                                                                                                                                               |

#### Indirizzamento registri interni

- CADDRO e CADDR1 (indirizzo corrente del trasferimento): entrambi i registri sono accessibili sia in lettura che in scrittura ed il loro indirizzo relativo è 0 per CADDRO e 2 per CADDR1.
- BADDRO e BADDR1 (indirizzo di base) quando viene scritto un valore in un registro indirizzo corrente, questo viene copiato anche nel relativo registro di base.
- CCOUNT0 e CCOUNT1 (registri di conteggio correnti): sono accessibili in lettura e scrittura ed il loro indirizzo relativo è 1 per CCOUNT0 e 3 per CCOUNT1. Nel caso di trasferimento da memoria a memoria il conteggio viene effettuato da CCOUNT1.
- BCOUNT0 e BCOUNT1 (valore di conteggio di base): Quando viene scritto un valore in un registro di conteggio
  corrente questo viene copiato anche nel relativo registro di base.
- MODE0 e MODE1: sono di sola scrittura ed hanno entrambi indirizzo relativo pari a \$B;
- CNTRL: su questo registro possono essere fatti accessi, all'indirizzo relativo \$8, sia in lettura che in scrittura
- RFO-RF1: Questi flag sono accessibili solo in scrittura e l'indirizzo relativo per entrambi è \$9. La selezione del canale avviene sul bit meno significativo del dato: 0 per il canale 0 ed 1 per il canale 1. Il valore che deve assumere il flag deve essere posto sul bit numero 3 (quarto bit) del dato
- MF0 e MF1, accessibili in sola scrittura, sono accessibili all'indirizzo relativo \$A. Il canale è selezionato in base al valore del bit 0 (0 per il canale 0 ed 1 per il canale 1), il valore del flag va posto sul bit 2 del dato.

# **Priority Interrupt Controller (PIC) - Intel 8259A**

#### Tabella di indirizzamento

| Indirizzo | Tipo di accesso | RR  | RS  | Registro |
|-----------|-----------------|-----|-----|----------|
| Pari      | W               | 0/1 | 0/1 | CNTRL    |
|           | R               | 0   | 0/1 |          |
| Pari      | R               | 1   | 0   | IRR      |
| Pari      | R               | 1   | 1   | ISR      |
| Dispari   | W               | 0/1 | 0/1 | TR*      |
| Dispari   | W/R             | 0/1 | 0/1 | IMR      |

<sup>\*</sup> accessibile solo quando il dispositivo viene resettato

## **Control Register**

| bit   | significato                                                                                                                                                                |  |  |  |
|-------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|
| 0/1/2 | determinano il bit n da cancellare in ISR,                                                                                                                                 |  |  |  |
| 3     | valore 1 in questo bit detto <b>EOI</b> (End Of Interrupt) fa cancellare il bit n-esimo, indicato dai 3 bit meno significativi di <b>CNTRL</b> , del registro <b>ISR</b> , |  |  |  |
| 4     | riferito come <b>AEOI</b> (Automatic End Of Interrupt) se pari ad 1 fa cancellare automaticamente il bit in <b>ISR</b> dopo la trasmissione dell'interruzione,             |  |  |  |
| 5     | non utilizzato,                                                                                                                                                            |  |  |  |
| 6     | riferito come <b>RIS</b> seleziona negli accessi in lettura e se <b>RR</b> =1, il registro <b>ISR</b> se esso è pari ad 1 altrimenti il registro <b>IRR</b> ,              |  |  |  |
| 7     | citato come RR, permette se posto ad 1 la lettura dei registri ISR o IRR.                                                                                                  |  |  |  |

# **Terminal**

- Indirizzo base: registro dato
- Indirizzo 1: registro CNTRL
  - 1 byte i cui bit, a partire dal meno significativo, svolgono, se posti al valore 1, le seguenti funzioni:

#### • Bit di Controllo

- bit0 abilita interruzione su "Buffer full";
- bit1 abilita interruzione sull'"ENTER";
- bit2 cancella video;
- bit3 pulisci buffer di tastiera;
- bit4 abilita tastiera;
- bit5 abilita eco;

#### • Bit di Stato

- bit6 stato di "Buffer full";
- bit7 stato di ENTER inviato.

# Dispositivo generatore di interruzioni 1to4IntGen

